Intel

ウェビナー: インテル® Agilex FPGA ファミリーに備わる PCI Express* 機能の紹介(日本語字幕版)

視聴する

ウェビナー: インテル® Agilex™ FPGA ファミリーに備わる PCI Express* 機能の紹介(日本語字幕版)


ウェビナー: インテル® Agilex FPGA ファミリーに備わる PCI Express* 機能の紹介(日本語字幕版)

毎日新たに生成されるデータの量は100エクサバイトを超え、この数値は年々 25% の増加率で拡大し続けると予測されています。インフラストラクチャーの開発チームは、爆発的に増加するデータからいち早く収益を生み出そうとして、競争から抜け出せなくなっている状況です。さらに、パフォーマンスと電力の要件を最適化するだけでなく、常に変化する不確定な市場要件に応えるという意味でも、かつてない難題に直面しています。
インテル® Agilex F シリーズ FPGA & SoC は、PCIe* Gen4 により PCI Express* (PCIe*) の帯域幅を最大 2 倍に拡大し1、ハード IP ブロックとソフト IP ブロックを備え (最大 Gen4 x16)、P タイル・トランシーバーを介して 16GT/s のデータレートを実現します。†このウェビナーは、P タイルを使用した高速インターフェイスの構築を学ぶ第一歩として提供するトレーニング・コースです。P タイルのアーキテクチャーと主な機能を、エンドポイント、ルートポート、トランザクション層プロトコル (TLP) のバイパスモードと、ポート分岐、autonomous Hard IP (HIP)モード、シングルルート I/O 仮想化 (SR-IOV) に触れて学習します。タイルの機能コンポーネントについては、物理媒体接続部 (PMA) と物理コーディング・サブレイヤー (PCS)、構成レジスターなども含めて説明する予定です。

必須項目 (*)

このフォームを送信した場合、18 歳以上であることを肯定し、インテルがお客様の個人情報を共有し、このリクエストのために用いることに同意したものと見なされます。また、引き続き、メールや電話によってインテルの最新テクノロジーや業界のトレンドを得ることについての申込みに同意したものとします。登録はいつでも解除することができます。インテルのウェブサイトおよびコミュニケーションには、インテルのプライバシー通知および利用規約が適用されます。


講師

Marlon Price

Marlon Price

ネットワーク & カスタムロジック事業本部
FPGA トレーニング担当アプリケーション・エンジニア

FPGA のインストラクターを 18 年以上務める Marlon Price は、これまで数千人を超えるエンジニアに、FPGA デザインの構築方法と、その FPGA デザインから最大限の効果を引き出す方法を教えてきました。専門知識を活かし、ライブ配信や個別のトレーニング・コースのほか、インターネット経由のトレーニングも担当しています。また、インテルのサイトで受講可能な、学習者が自分のペースで進められる数百種類のコースもプロデュースしています。第一優先で取り上げている題材は、ハイエンド FPGA デザインの最適化、高速シリアルプロトコルとインターフェイス、5G アプリケーション、そして FPGA によるアルゴリズム・アクセラレーションです。