Intel

ウェビナー:インテル® Agilex™ FPGA 第 2 世代インテル® Hyperflex™ アーキテクチャー

受講する

ウェビナー:インテル® Agilex™ FPGA  第 2 世代インテル® Hyperflex™ アーキテクチャー


ウェビナー:インテル® Agilex™ FPGA 第 2 世代インテル® Hyperflex™ アーキテクチャー

前世代のハイパフォーマンス FPGA と比較し、コア性能を最大 40% 引き上げ、消費電力を最大 40% 削減するインテル® Agilex™ FPGA & SoC は、データセンター向けインテル® Xeon® プロセッサーの最適化アクセラレーション、ネットワークにおけるトランスフォーメーションのカスタマイズ、エッジでの低レイテンシーかつリアルタイムのアクセラレーションなどを、エンジニアが短期間で展開できるように設計されています。

このウェビナーでは、以下についてご紹介します。

  • 第 2 世代インテル® Hyperflex™ アーキテクチャーによって、コアのパフォーマンスが最大 40% 向上します。またインテルのプロセスによって、インテル® Agilex™ FPGAの消費電力が(前世代高性能 FPGA と比較して)最大 40% 削減されます。
  • インテル® HyperFlex™ アーキテクチャーの基盤ともいえるHyper-Register、さらにHyper-Registerのメリットを生かすための 3 つの設計技法、Hyper-Retiming、Hyper-Pipelining、および Hyper-Optimization について紹介します。

テストは、特定システムでの特定テストにおけるコンポーネントのパフォーマンスを測定しています。ハードウェア、ソフトウェア、システム構成などの違いにより、実際の性能は掲載された性能テストや評価とは異なる場合があります。購入を検討される場合は、ほかの情報も参考にして、パフォーマンスを総合的に評価することをお勧めします。性能やベンチマーク結果について、さらに詳しい情報をお知りになりたい場合は、http://www.intel.com/benchmarks/ (英語) を参照してください。

必須項目 (*)

このフォームを送信した場合、18 歳以上であることを肯定し、インテルがお客様の個人情報を共有し、このリクエストのために用いることに同意したものと見なされます。また、引き続き、メールや電話によってインテルの最新テクノロジーや業界のトレンドを得ることについての申込みに同意したものとします。登録はいつでも解除することができます。インテルのウェブサイトおよびコミュニケーションには、インテルのプライバシー通知および利用規約が適用されます。


講師のご紹介

Marlon Price

Marlon Price

アプリケーション・エンジニア、FPGA トレーニング ネットワーク/プログラマブル・ソリューションズ事業本部

Marlon Price は FPGA のインストラクターとして 18 年以上の経験を持っており、数多くのエンジニアに FPGA をターゲットとするデザインの設計だけでなく、FPGA デザインの機能を最大に引き出す方法についても教えてきました。そうした経験を生かして、通常のクラスや対面授業のほか、インターネットを活用したライブクラスにも取り組んでいます。また、自習用のラーニングクラスも数多く制作し、intel.com で公開しています。最も得意としている分野は、ハイエンド FPGA デザインの最適化、高速シリアルプロトコルおよびインタフェース、5G アプリケーション、FPGA を使用したアルゴリズム・アクセラレーションです。